DDS(直接数字频率合成器)是一种低成本、低功耗的频率合成器,响应速度快、精度高。它比传统的频率合成器更具优势,尤其适用于需要高分辨率和快速转换的场合。简单来说,DDS 就是利用数字信号器生成精准的频率输出,使用过程中对硬件要求比较低,节省空间和成本,性能却不打折。比如在无线通信、音频和仪器仪表等领
bada 0 次浏览
该压缩文件包含AD9910直接数字频率合成器的驱动代码和使用说明,采用C语言编写。该器件内置14位DAC,支持高达1 GSPS的采样速率。它采用了高级DDS专利技术,可在不降低性能的情况下大大降低功耗。此驱动代码可轻松移植到AD9XXX系列器件,只需具备C语言基础即可。
C 20 次浏览
FPGA 的频率测量模块,用 Verilog 写的,还挺实用。STC89C52 配合 LCD1602 做数据和显示,逻辑清晰,代码也不复杂。两通道信号输入,模拟信号用 OPA847 和 TLV3501,信号整得干净,FPGA 能稳稳接住。还有 PCB 设计,方波波形正得,实测表现也靠谱。如果你平时搞
C 0 次浏览
应用FPGA,采用PLL频率合成技术,设计整数/半整数频率合成器,输出范围1 kHz~999.5 kHz,步进频率0.5 kHz。系统性能指标提高,直观易用,可用于教学实验、频率源、频率计。
IOS 30 次浏览
锁相环芯片的寄存器配置,搞过射频的都知道,真不是件轻松活。ADF4350_cn这个资源就挺不错的,中文标注清晰,寄存器含义一目了然。调试的时候少走不少弯路,尤其是你用的是 ADI 家的那一套。 ADF4350 的寄存器结构比较复杂,常规手册看着就头大,光是R0~R5那几个参数,光频率计算就能折腾你半
bada 0 次浏览
MIT 的 Daniel R. McMahill 写的博士论文,讲的是调制 PLL 自动校准,你要是搞频率合成或者锁相环,强烈推荐看看。讲得系统,像数字预补偿滤波器、噪声、自动校准这些点都讲得挺细,而且还结合了实际电路实现思路,挺实用。 频率合成器的自动校准这块挺有意思,McMahill 搞了套运行
Actionscript 0 次浏览
Python 的字符统计小技巧,挺适合日常用来文本内容。写个小脚本,用collections.Counter,一行代码就能搞定字符频率,简单直接,效率还高。比如你想统计某篇文章里哪个字出现最多,或者清洗日志里的乱码字符,这招都能派上用场。 有意思的是,这类需求看着简单,扩展性却蛮强。比如想区分大小写
Python 0 次浏览
上传多张图片后,工具会将它们自动合并成一张大图,并生成一个plist文件,记录每张原始图片的尺寸和位置信息。
IOS 22 次浏览